東莞市源泰通測(cè)試技術(shù)有限公司
聯(lián)系人:黃先生
手機(jī):13510986065
座機(jī):0769-23225189
傳真:0769-23225189
郵箱:sales@super-ate.com
Q Q:251824780
地址:東莞市寮步鎮(zhèn)西溪鳧西路115號(hào)2樓
網(wǎng)址:bqjzrj.cn
1.TDI (測(cè)試數(shù)據(jù)輸入) 2.TDO (側(cè)試數(shù)據(jù)輸出) 3.TMS (測(cè)試模式選擇輸入) 4.TCK (測(cè)試時(shí)鐘輸入)
5.TRST (測(cè)試復(fù)位輸入,這個(gè)信號(hào)是可選的)
TMS,TCK,TRST構(gòu)成了邊界掃描測(cè)試端口控制器(TAP controller),它負(fù)責(zé)測(cè)試信號(hào)指令的輸入,輸出,指令解碼等,TAP controller是一個(gè)16位的狀態(tài)機(jī),邊界掃描測(cè)試的每個(gè)環(huán)節(jié)都由它來(lái)控制,所以要對(duì)TAP controller有一個(gè)比較清楚的了解。邊界掃描測(cè)試發(fā)展于上個(gè)世紀(jì)90年代,隨著大規(guī)模集成電路的出現(xiàn),印制電路板制造工藝向小,微,薄發(fā)展,傳統(tǒng)的ICT 測(cè)試已經(jīng)沒(méi)有辦法滿足這類產(chǎn)品的測(cè)試要求。由于芯片的引腳多,元器件體積小,板的密度特別大,根本沒(méi)有辦法進(jìn)行下探針測(cè)試。一種新的測(cè)試技術(shù)產(chǎn)生了,聯(lián)合測(cè)試行為組織(Joint Test Action Group)簡(jiǎn)稱JTAG 定義這種新的測(cè)試方法即邊界掃描測(cè)試。
被國(guó)際電工委員會(huì)收錄為IEEE1149.1-1990 邊界掃描測(cè)試測(cè)試訪問(wèn)端口和邊界掃描結(jié)構(gòu)標(biāo)準(zhǔn)。該標(biāo)準(zhǔn)規(guī)定了進(jìn)行邊界掃描測(cè)試所需要的硬件和軟件。自從1990 年批準(zhǔn)后,IEEE 分別于1993 年和1995 年對(duì)該標(biāo)準(zhǔn)作了補(bǔ)充,形成了現(xiàn)在使用的IEEE1149.1a-1993 和IEEE1149.1b-1994。JTAG 主要應(yīng)用于:電路的邊界掃描測(cè)試和可編程芯片的在線系統(tǒng)編程。
1990年JTAG正式由IEEE的1149.1-1990號(hào)文檔標(biāo)準(zhǔn)化,在1994年,加入了補(bǔ)充文檔對(duì)邊界掃描描述語(yǔ)言(BSDL)進(jìn)行了說(shuō)明。從那時(shí)開(kāi)始,這個(gè)標(biāo)準(zhǔn)被全球的電子企業(yè)廣泛采用。邊界掃描幾乎成為了JTAG的同義詞。
在設(shè)計(jì)印刷電路版時(shí), 目前最主要用在測(cè)試集成電路的副區(qū)塊,而且也提供一個(gè)在嵌入式系統(tǒng)很有用的除錯(cuò)機(jī)制,提供一個(gè)在系統(tǒng)中方便的"后門"。當(dāng)使用一些除錯(cuò)工具像電路內(nèi)模擬器用JTAG當(dāng)做訊號(hào)傳輸?shù)臋C(jī)制,使得程式設(shè)計(jì)師可以經(jīng)由JTAG去讀取整合在CPU上的除錯(cuò)模組。除錯(cuò)模組可以讓程式設(shè)計(jì)師除錯(cuò)嵌入式系統(tǒng)中的軟件 。
邊掃描測(cè)試是在20世紀(jì)80年代中期做為解決PCB物理訪問(wèn)問(wèn)題的JTAG接口發(fā)展起來(lái)的,這樣的問(wèn)題是新的封裝技術(shù)導(dǎo)致電路板裝配日益擁擠所產(chǎn)生的。邊界掃描在芯片級(jí)層次上嵌入測(cè)試電路,以形成全面的電路板級(jí)測(cè)試協(xié)議。利用邊界掃描--自1990年以來(lái)的行業(yè)標(biāo)準(zhǔn)IEEE 1149.1--您甚至能夠?qū)ψ顝?fù)雜的裝配進(jìn)行測(cè)試、調(diào)試和在系統(tǒng)設(shè)備編程,并且診斷出硬件問(wèn)題。
通過(guò)提供對(duì)掃描鏈的IO的訪問(wèn),可以消除或極大地減少對(duì)電路板上物理測(cè)試點(diǎn)的需要,這就會(huì)顯著節(jié)約成本,因?yàn)殡娐钒宀季指?jiǎn)單、測(cè)試夾具更廉價(jià)、電路中的測(cè)試系統(tǒng)耗時(shí)更少、標(biāo)準(zhǔn)接口的使用增加、上市時(shí)間更快。除了可以進(jìn)行電路板測(cè)試之外,邊界掃描允許在PCB貼片之后,在電路板上對(duì)幾乎所有類型的CPLD和閃存進(jìn)行編程,無(wú)論尺寸或封裝類型如何。在系統(tǒng)編程可通過(guò)降低設(shè)備處理、簡(jiǎn)化庫(kù)存管理和在電路板生產(chǎn)線上集成編程步驟來(lái)節(jié)約成本并提高產(chǎn)量。
IEEE 1149.1 標(biāo)準(zhǔn)規(guī)定了一個(gè)四線串行接口(第五條線是可選的),該接口稱作測(cè)試訪問(wèn)端口(TAP),用于訪問(wèn)復(fù)雜的集成電路(IC),例如微處理器、DSP、ASIC和CPLD。除了TAP之外,混合IC也包含移位寄存器和狀態(tài)機(jī),以執(zhí)行邊界掃描功能。在TDI(測(cè)試數(shù)據(jù)輸入)引線上輸入到芯片中的數(shù)據(jù)存儲(chǔ)在指令寄存器中或一個(gè)數(shù)據(jù)寄存器中。串行數(shù)據(jù)從TDO(測(cè)試數(shù)據(jù)輸出)引線上離開(kāi)芯片。邊界掃描邏輯由TCK(測(cè)試時(shí)鐘)上的信號(hào)計(jì)時(shí),而且TMS(測(cè)試模式選擇)信號(hào)驅(qū)動(dòng)TAP控制器的狀態(tài)。TRST(測(cè)試重置)是可選項(xiàng)。在PCB上可串行互連多個(gè)可兼容掃描功能的IC,形成一個(gè)或多個(gè)掃描鏈,每一個(gè)鏈都由其自己的TAP。每一個(gè)掃描鏈提供電氣訪問(wèn),從串行TAP接口到作為鏈的一部分的每一個(gè)IC上的每一個(gè)引線。在正常的操作過(guò)程中,IC執(zhí)行其預(yù)定功能,就好像邊界掃描電路不存在。但是,當(dāng)為了進(jìn)行測(cè)試或在系統(tǒng)編程而激活設(shè)備的掃描邏輯時(shí),數(shù)據(jù)可以傳送到IC中,并且使用串行接口從IC中讀取出來(lái)。這樣數(shù)據(jù)可以用來(lái)激活設(shè)備核心,將信號(hào)從設(shè)備引線發(fā)送到PCB上,讀出PCB的輸入引線并讀出設(shè)備輸出。
Copyright ?
http://bqjzrj.cn/
東莞市源泰通測(cè)試技術(shù)有限公司
專業(yè)從事于
變頻器測(cè)試系統(tǒng),變頻器自動(dòng)測(cè)試系統(tǒng),自動(dòng)化測(cè)試系統(tǒng)
, 歡迎來(lái)電咨詢!
粵ICP備18023542
技術(shù)支持:
華商網(wǎng)絡(luò)